Pause
Lecture
Moteur de recherche d'offres d'emploi CEA

Approche intégrée matériau–procédé–dispositif pour la conception de transistors RF haute performance sur


Détail de l'offre

Informations générales

Entité de rattachement

Le CEA est un acteur majeur de la recherche, au service des citoyens, de l'économie et de l'Etat.

Il apporte des solutions concrètes à leurs besoins dans quatre domaines principaux : transition énergétique, transition numérique, technologies pour la médecine du futur, défense et sécurité sur un socle de recherche fondamentale. Le CEA s'engage depuis plus de 75 ans au service de la souveraineté scientifique, technologique et industrielle de la France et de l'Europe pour un présent et un avenir mieux maîtrisés et plus sûrs.

Implanté au cœur des territoires équipés de très grandes infrastructures de recherche, le CEA dispose d'un large éventail de partenaires académiques et industriels en France, en Europe et à l'international.

Les 20 000 collaboratrices et collaborateurs du CEA partagent trois valeurs fondamentales :

• La conscience des responsabilités
• La coopération
• La curiosité
  

Référence

SL-DRT-26-0486  

Direction

DRT

Description du sujet de thèse

Domaine

Défis technologiques

Sujets de thèse

Approche intégrée matériau–procédé–dispositif pour la conception de transistors RF haute performance sur technologies nanométriques avancées

Contrat

Thèse

Description de l'offre

Cette thèse vise à développer et optimiser des technologies de dispositifs semi-conducteurs avancés pour applications radiofréquences, en s’appuyant sur la filière FD-SOI et en explorant les architectures tridimensionnelles émergentes telles que les transistors GAA et CFET. L’objectif scientifique principal est d’améliorer les performances RF essentielles — telles que fT, fmax, la linéarité ou le bruit — par une co-optimisation conjointe des matériaux, des procédés technologiques et de la conception des dispositifs.

Le projet s’appuiera sur une approche intégrée combinant développement expérimental, analyses structurales, caractérisations électriques et simulations TCAD avancées. Cette méthodologie permettra d’identifier les mécanismes limitants propres à chaque type d’intégration, de quantifier leur potentiel respectif et d’établir un lien direct entre les choix matériaux/processus et les performances RF mesurées. Une attention particulière sera portée à l’ingénierie fine des architectures de transistors, incluant notamment l’optimisation des spacers, des matériaux de grille, du positionnement des jonctions ainsi que des facettes épitaxiées source/drain. La co-conception procédé/dispositif visera à réduire les résistances d’accès, les capacités parasites et les effets de non-linéarité susceptibles de dégrader les performances haute fréquence.

À travers une modélisation comparative des filières planaires FD-SOI et des intégrations tridimensionnelles GAA/CFET, la thèse cherchera à dégager des orientations technologiques pertinentes pour les futures générations de transistors RF. Situé à l’interface entre science des matériaux, physique des dispositifs et ingénierie de fabrication, ce travail ambitionne de fournir des recommandations pour le développement de technologies RF haute efficacité destinées aux communications 5G/6G, aux radars automobiles et aux systèmes IoT basse consommation.

Université / école doctorale

Electronique, Electrotechnique, Automatique, Traitement du Signal (EEATS)
Université Grenoble Alpes

Localisation du sujet de thèse

Site

Grenoble

Critères candidat

Formation recommandée

Physique du semiconductor, RF / mmW

Demandeur

Disponibilité du poste

01/10/2026

Personne à contacter par le candidat

MOTA FRUTUOSO Tadeu tadeu.motafrutuoso@cea.fr
CEA
DRT/DCOS

0767444363

Tuteur / Responsable de thèse

GARROS Xavier xavier.garros@cea.fr
CEA
DRT/DCOS/S3C/LTA
17 rue des Martyrs 38054 Grenoble
+33438789244

En savoir plus