Informations générales
Entité de rattachement
Le CEA est un acteur majeur de la recherche, au service des citoyens, de l'économie et de l'Etat.
Il apporte des solutions concrètes à leurs besoins dans quatre domaines principaux : transition énergétique, transition numérique, technologies pour la médecine du futur, défense et sécurité sur un socle de recherche fondamentale. Le CEA s'engage depuis plus de 75 ans au service de la souveraineté scientifique, technologique et industrielle de la France et de l'Europe pour un présent et un avenir mieux maîtrisés et plus sûrs.
Implanté au cœur des territoires équipés de très grandes infrastructures de recherche, le CEA dispose d'un large éventail de partenaires académiques et industriels en France, en Europe et à l'international.
Les 20 000 collaboratrices et collaborateurs du CEA partagent trois valeurs fondamentales :
• La conscience des responsabilités
• La coopération
• La curiosité
Référence
SL-DRT-26-0665
Direction
DRT
Description du sujet de thèse
Domaine
Défis technologiques
Sujets de thèse
Nouvelle génération de mémoires ferroélectriques FeRAM 3D avec bitcell 1T-1C entièrement intégrée en BEOL
Contrat
Thèse
Description de l'offre
Les mémoires ferroélectriques de type FeRAM 1T-1C à base de HZO ont le potentiel pour remplacer les derniers niveaux de Cache. Le CEA-Leti est à l’état de l’art dans le domaine au nœud 22nm [1], avec des bitcells 1T-1C déjà plus denses que celle de la SRAM. Dans cette approche le transistor de sélection (1T) est un transistor front-end et la capacité ferroélectrique tridimensionnelle (1C) est intégrée en back-end.Il a été montré par Micron [2] que l’utilisation d’un transistor back-end tridimensionnel en silicium polycristallin permettait 1/ de densifier la bitcell, 2/ d’empiler plusieurs niveaux de FeRAM et 3/ d’utiliser le CMOS sous les matrices pour la logique de contrôle (CMOS Under Array - CuA).
L’objet de cette thèse est d’évaluer d’autres types de sélecteurs, en particulier des FET à canal oxyde semiconducteur amorphe (AOSFET) verticaux intégrés en back-end, pour les nouvelles génération de mémoires FeRAM. Les caractéristiques de ces transistors back-end [3] (faible Ioff, faible Ion, faible Vth) devraient offrir des avantages significatifs pour le fonctionnement des matrices mémoires FeRAM à très basses tensions (< 1V) tout en permettant d’intégrer des bitcells 1T-1C très denses entièrement en back-end.
La thèse sera principalement orientée DTCO (Design Technology Co-Optimization) afin de proposer des bitcells denses utilisant des schémas d’intégration réalistes. Elle pourra également s’appuyer sur les résultats expérimentaux récents obtenus au CEA tant sur les AOSFET que sur les Capas Ferroélectriques 3D [1] en vue de premières démonstrations silicium.
[1] S. Martin et al., IEDM 2024; [2] N. Ramaswamy et al., IEDM 2023; [3] S. Deng et al., VLSI 2025
Université / école doctorale
Electronique, Electrotechnique, Automatique, Traitement du Signal (EEATS)
Université Grenoble Alpes
Localisation du sujet de thèse
Site
Grenoble
Critères candidat
Formation recommandée
Master 2 en nanotechnologies, physique des dispositifs microélectroniques
Demandeur
Disponibilité du poste
01/10/2026
Personne à contacter par le candidat
GRENOUILLET Laurent
laurent.grenouillet@cea.fr
CEA
DRT/DCOS//LDMC
CEA-Léti MINATEC
17, rue des Martyrs
38054 Grenoble Cedex 09
04 38 78 99 23
Tuteur / Responsable de thèse
GRENOUILLET Laurent
laurent.grenouillet@cea.fr
CEA
DRT/DCOS//LDMC
CEA-Léti MINATEC
17, rue des Martyrs
38054 Grenoble Cedex 09
04 38 78 99 23
En savoir plus